DERS ADI

: ANALOG TÜMLEŞİK DEVRE TASARIMI

Ders Bilgileri

Ders Kodu Ders Adı Ders Türü D U L AKTS
EEE 5004 ANALOG TÜMLEŞİK DEVRE TASARIMI SEÇMELİ 3 0 0 8

Dersi Veren Birim

Fen Bilimleri Enstitüsü

Dersin Düzeyi

Yüksek Lisans

Ders Koordinatörü

PROF.DR. UĞUR ÇAM

Dersi Alan Birimler

Elektrik ve Elektronik Mühendisliği Yüksek Lisans
Elektrik ve Elektronik Mühendisliği Bütünleşik Doktora
Elektrik ve Elektronik Mühendisliği Doktora

Dersin Amacı

Analog tümdevrelerin temel devrelerden başlanarak ileri seviyede devrelere kadar tasarımının yapılabilmesidir.

Dersin Öğrenme Kazanımları

1   Tümdevre kavramının tanıtılması
2   Tümdevre üretim teknolojilerinin ve yerleşim kavramının anlatılması
3   Akım aynaları ve kuvvetlendiriciler
4   Kuvvetlendircilerin frekans cevabı
5   işlemsel kuvvetlendirici tasarımları

Dersin Öğretim Türü

Örgün Öğretim

Dersin Önkoşulu/Önkoşulları

Yok

Ders İçin Önerilen Diğer Hususlar

Yok

Ders İçeriği

Hafta Konular Açıklama
1 Yarıiletkenler ve MOS transistör
2 BJT ve modelleme
3 CMOS prosesi ve yerleşim
4 Akım aynaları ve tek katlı kuvvetlendiriciler
5 MOS fark kuvvetlendirciler
6 Kuvvetlendiricilerin frekans cevabı
7 Gürültü analizi ve modellemesi
8 vize
9 Op-amp tasarım teknikleri
10 İleri akım aynaları
11 Tamamen farksal op-amp tasarımları
12 Akım aynalı op-amplar
13 CFOA ve uygulamaları
14 Öğrenci sunumları

Ders İçin Önerilen Kaynaklar

Ders kitabı:
Analog Integrated Circuit Design, D. A. Johns and K. Martin, John Wiley & Sons, 1997.

İlave kaynaklar:
1. Analysis and Design of Analog Integrated Circuits, P. R. Gray, P. J. Hurst, S. H.
Lewis, R. G. Meyer, John Wiley & Sons, 2001
2. Design of Analog CMOS Integrated Circuits, B. Razavi, McGraw-Hill, 2000.
3. Design of Analog Integrated Circuits and Systems, K. R. Laker and W. M. C. Sansen,
McGraw-Hill, 1994.

Öğrenme ve Öğretme Yöntemleri

Dersler+tartışma

Değerlendirme Yöntemleri

SIRA NO KISA KOD UZUN ADI FORMUL
1 PRJ PROJE
2 ARS ARASINAV
3 YYS YARIYIL SONU SINAVI
4 YSBN YIL SONU BAŞARI NOTU PRJ * 0.30 + ARS * 0.30 + YYS * 0.40
5 BUT BÜTÜNLEME
6 BUTBN BÜTÜNLEME SONU BAŞARI NOTU PRJ * 0.30 + ARS * 0.30 + BUT * 0.40


*** Bütünleme Sınavı Yapılmayan Birimlerde Bütünleme Kriteri Dikkate Alınmaz.

Değerlendirme Yöntemlerine İliskin Aciklamalar

Yok

Değerlendirme Kriteri

sınavlar+ödevler

Dersin Öğretim Dili

İngilizce

Derse İlişkin Politika ve Kurallar

-

Dersin Öğretim Üyesi İletişim Bilgileri

İlan Edilecektir.

Ders Öğretim Üyesi Görüşme Gün ve Saatleri


Prof. Dr. Ugur Cam
Dokuz Eylül Üniversitesi
Mühendislik Fakültesi
Elektrik-Elektronik Mühendisliği
Tınaztepe, Buca, 35160, Izmir, TÜRKİYE
Tel: 0 232 3017197
GSM: 0 532 420 46 80
Faks: 0 232 453 10 85
e-mail: ugur.cam@deu.edu.tr
e-mail: ugur_cam@yahoo.com
Web-sayfası: www.eee.deu.edu.tr/~ucam

Staj Durumu

YOK

İş Yükü Hesaplaması

Etkinlikler Sayısı Süresi (saat) Toplam İş Yükü (saat)
Ders Anlatımı 13 3 39
Haftalık Ders sonrası hazırlıklar 13 2 26
Haftalık Ders öncesi hazırlıklar 13 2 26
Vize Sınavına Hazırlık 1 20 20
Final Sınavına Hazırlık 1 30 30
Diğer Kısa Sınavlara Hazırlık 6 4 24
Sunum Hazırlama 1 30 30
Vize Sınavı 1 2 2
Final Sınavı 1 3 3
TOPLAM İŞ YÜKÜ (saat) 200

Program ve Öğrenme Kazanımları İlişkisi

PK/ÖKPK.1PK.2PK.3PK.4PK.5PK.6PK.7PK.8PK.9PK.10PK.11PK.12PK.13PK.14
ÖK.15434
ÖK.25434
ÖK.35434
ÖK.45434
ÖK.55445